laporan xflip flop

9

Click here to load reader

Upload: eliev-kurniawan

Post on 10-Dec-2015

220 views

Category:

Documents


0 download

DESCRIPTION

laporan xflip flop

TRANSCRIPT

Page 1: Laporan Xflip Flop

LAPORAN PRAKTIKUM INDIVIDU

Judul Praktikum : FLIP – FLOP

Mata kuliah / kode : PRAKTIK TEKNIK DIGITAL

Semester / SKS : 2 / 1

Nama Mahasiswa : AFFAN RAIS RAMADAN

NIM : 5302412120

Kelompok : B

Tangggal Praktikum : 5 juni 2013

Tanggal penyerahan Laporan : 14 juni 2013

Dosen Pengampu : Drs. R. Kartono, M. Pd.

Nilai :

LABORATORIUM TEKNIK ELEKTRO

PROGRAM STUDI PTIK S1

JURUSAN TEKNIK ELEKTRO FAKULTAS TEKNIK

UNIVERSITAS NEGERI SEMARANG

2013

Page 2: Laporan Xflip Flop

FAKULTAS TEKNIK UNNES SEMARANGLaboratorium Elektro Flip-Flop Smt : 3 Praktikum ke :7

Jurusan : Teknik Elektro Waktu : 2 SKS

A. Tujuan Praktikum

1. Memahami sifat-sifat dari Flip-flop.

2. Dapat membangun Flip-flop dari NAND Gate maupun dari NOR Gate.

3. Dapat membedakan Flip-flop dari NAND Gate maupun dari NOR Gate.

4. Dapat menganalisis rangkaian Flip-flop.

B. Teori Dasar

Gate dasar aladah komponen sederhana yang tidak bisa menyimpan nilai.

Ide untuk menyimpan nilaidalam rangkaian sejalan kebutuhan tempat

penyimpanan dan komponen- komponen lain. Rangkaian yang digunakan

adalah rangkaian sekuensial yaitu rangkaian yang salah satu masukannya

merupakan keluaran dari system tersebut. Dengan rangkaian sekuensial ini

kita dapat menyimpan nilai dalam rangkaian. Rangkaian sekuensial sederhana

adalah flip-flop.

Flip-flop dapat dibangun dari komponen diskrit maupun dari komponen

terintegrasi. Walaupun kurang praktis flip-flop dapat dibuat dari dua buah

transistor, relai (RS 5), atau pewaktu (NE 555). Pembuatan flip-flop lebih

praktis menggunakan dua buah NAND Gate atau dua buah NOR Gate.

Gambar berikut menunjukkan flip-flop yang dibangun dari NAND Gate dan

flip-flop yang dibangun dari NOR Gate.

Page 3: Laporan Xflip Flop

Flip-Flop memiliki 2 nilai keluaran yang satu sama lain nilainya

berkebalikan. Keluarannya ditandai dengan Q dan Q’ atau symbol lainnya.

Rangkaian ini banyak digunakan untuk tempat menyimpan data digital dan

mentransfernya. Kombinasi beberapa flip-flop membentuk satu fungsi khusus

dinamakan “register”.

C. Alat dan Bahan yang diperlukan

1. Papan percobaan : 1 buah

2. AVO meter : 1 buah

3. Konektor : secukupnya

4. IC Digital : IC 7402 dan IC 7400

D. Langkah Kerja

1. Implementasikan gambar rangkaian pada papan percobaan.

2. Tunjukkan pada instruktur sebelum percobaan dimulai.

3. Siapkan tabel kebenaran dengan urutan masukan sebagai berikut :

MASUKANKELUARAN

NAND GATE NOR GATE

R S Q Q’ Q Q’

0 1

1 0

0 0

0 1

1 0

1 1

1 0

0 1

0 0

Page 4: Laporan Xflip Flop

1 0

0 1

1 1

4. Catat hasil percobaan.

5. Cermati hasil percobaan terutama saat masukan 0 0 dan 1 1.

6. Hasil pengamatan disampaikan dalam laporan.

E. Gambar Percobaan

F. Data Pengukuran

MASUKA

N

KELUARAN

NAND

GATENOR GATE

R S QQ

QQ

0 1 0 1 0 1

1 0 1 0 1 0

0 0 1 1 1 0

0 1 0 1 0 1

1 0 1 0 1 0

1 1 0 1 0 0

1 0 1 0 1 0

0 1 0 1 0 1

0 0 1 1 1 0

1 0 1 0 1 0

Page 5: Laporan Xflip Flop

0 1 0 1 0 1

1 1 1 0 0 0

G. Analisis dan Pembahasan

Flip-Flop SR mempunyai dua keluaran komplementer. Keluaran ini

diberi label Q dan Q’. nilai Q dengan Q’ selalu berlawanan. Sinyal SR yang

masukke dalam flip flop dapat memiliki 4 kemungkinan kondisi yaitu 00, 01,

10, dan 11. Pada saat SR bernilai 00 maka kondisi flip flop tidak berubah,

nilai Q akan seperti sebelumnya. Jika masukan SR bernilai 01, apapun

kondisi sebelumnya, maka keluaran Q akan tetap bernilai 0, jika masukan SR

bernilai 10 maka keluaran Q akan tetap bernilai 1. Kondisi QQ’ bernilai 00

terjadi pada saat perpindahan dari SR 01 ke 10 dengan kata lain kondisi Q

akan tetap seperti semula kalau awalnya bernilai 0 maka akan tetap bernilai 0

dan sebaliknya.

H. Kesimpulan

Berdasaran perilaku flip flop SR ini dapat disimpulkan bahwa :

- Jika masukan SR bernilai 01, maka keluaran Q akan tetap bernilai 0,

- Jika masukan SR bernilai 10, maka keluaran Q akan tetap bernilai 1.

- Jika masukan SR bernilai 00, maka kondisi flip flop tidak berubah, nilai Q

akan seperti sebelumnya.

- Jika masukan SR bernilai 11, maka keluaran Q tidak pasti. Tergantung

sinyal mana yang dating lebih cepat.

I. Lampiran fotokopy laporan sementara

Page 6: Laporan Xflip Flop

KEMENTERIAN PENDIDIKAN NASIONALUNIVERSITAS NEGERI SEMARANG FAKULTAS TEKNIKJURUSAN TEKNIK ELEKTROAlamat : Kampus Sekaran Gunungpati Gd E6 & E8 Telp. (024) 8508104e-mail : elektro.unnes.ac.id

LAPORAN SEMENTARA

Hari/Tanggal : 5 juni 2013Unit Praktikum : FLIP – FLOPKelompok/Rombel : BNama : 1. Ardiansah NIM 5302412113 2. Bayu Ari P NIM 5302412116 3. Affan Raiz R NIM 5302412120 4. Dwi Priono NIM 5302412121

GAMBAR RANGKAIAN:

Page 7: Laporan Xflip Flop

HASIL PERCOBAAN :

MASUKANKELUARAN

NAND GATE NOR GATE

R S Q Q’ Q Q’

0 1 0 1 0 1

1 0 1 0 1 0

0 0 1 1 1 0

0 1 0 1 0 1

1 0 1 0 1 0

1 1 0 1 0 0

1 0 1 0 1 0

0 1 0 1 0 1

0 0 1 1 1 0

1 0 1 0 1 0

0 1 0 1 0 1

1 1 1 0 0 0