rf 회로개념 잡기

22
RF 회아마도 아닐까뭔가.. PLL 은 그렇지이 강의 원래 일단, 이름만 같습니위상을 왜냐하디지털 구분하이것은 상당수의 RF ? 적도 좀 분명히 첨 , 천천히 의 목적은 PLL 정체가 뭐 부터 한번 보면 파형의 . 고정한다.. PLL 로 위 클럭을 이용 면, 적어도 결국 하나- PART F 장이 여러렇고.. 딸린 면 알딸딸세히 차근겁니다. 아 워떤 냔 말이다 풀어보도록 위상을 고는 개념은 상을 맞추려 하는 디지1 과 0 을 나의 클럭T 3 P 들이 처음 식구도 많고 이해하근 들여다직도 PLL 의 놈인.. 하겠습니다. 해주는 회아날로그 R 는 용어의 신호전송별해야 하시작되고 PLL (Ph 봤을 때 가 .. 복잡해가 어려워 .... 개념이 잘 Phase Lock 같은데.. RF 엔지니어 원은 디지 있어서.. range 를 나는 지점 ase Lo 장 당혹스런 이고.. 당보입니다. 렵습니다.. 안잡히시는 ked Loop. 마 어떤 lo 입장으로 털 클럭동기 어오는 신먼저 정확을 명확히 ocked L 놈중 하나이게 뭔지. . 뭔 소리지? 분이라면 해해상고정루op 를 가지음에 들으에 있기 때가 0 인지 정의해야 아야 한다Loop) PLL 이 .. ?!? (ㆀ˘_˘ )a 번 기회에. 시더! . 제어하는 좀 갸우뚱 입니다. 1 인지 명할 것입니것을 의a . ! 합니다. . 하겠죠.

Upload: fourier76

Post on 23-Jun-2015

778 views

Category:

Documents


1 download

TRANSCRIPT

Page 1: RF 회로개념 잡기

RF 회로

아마도

아닐까요

뭔가.. 목

PLL 은

그렇지만

이 강의

원래

일단, 말

이름만

같습니다

위상을

왜냐하면

디지털

구분하려

이것은

로개념 잡기

상당수의 RF

요?

목적도 좀 그

분명히 첨 보

만, 천천히 자

의 목적은 이

PLL 이

정체가 뭐

말부터 한번

보면 파형의

다.

고정한다.. 라

면 PLL 로 위

클럭을 이용

려면, 적어도

결국 하나하

기 - PART

F 장이 여러분

그렇고.. 딸린

보면 알딸딸하

자세히 차근차

이겁니다. 아

이 워떤

냔 말이다

풀어보도록

위상을 고정

라는 개념은

상을 맞추려

하는 디지털

1 과 0 을 판

하나의 클럭이

T 3 ▶ P

분들이 처음

식구도 많고

하고 이해하기

차근 들여다보

직도 PLL 의

놈인지

..

하겠습니다.

정해주는 회로

아날로그 R

는 용어의 근

털 신호전송에

판별해야 하는

시작되고 끝

PLL (Ph

봤을 때 가

고.. 복잡해보

기가 어려워

보면.... 더 어

개념이 잘

지 지대

Phase Lock

로같은데.. 아

RF 엔지니어

근원은 디지

에 있어서.. 들

는 range 를

끝나는 지점

ase Lo

장 당혹스런

보이고.. 당췌

보입니다.

어렵습니다..

안잡히시는

대루 이

ked Loop. 위

아마 어떤 lo

입장으로 처

털 클럭동기

들어오는 신호

먼저 정확히

을 명확히 알

ocked L

놈중 하나가

췌 이게 뭔지.

. 뭔 소리지?

분이라면 이

이해해봅

위상고정루프

op 를 가지고

처음에 들으면

에 있기 때문

호가 0 인지

히 정의해야

알아야 한다는

Loop)

가 PLL 이

..

?!? (ㆀ˘_˘ )a

이번 기회에.

봅시더!

프.

고 제어하는

면 좀 갸우뚱

문입니다.

1 인지 명확

할 것입니다

는 것을 의미

a

.

!

합니다.

확히

다.

미하겠죠.

Page 2: RF 회로개념 잡기

하지만

위상이

하는 것

그럴 때

동기(syn

끝(360 도

들어오는

바로 이

만들어진

통신에

광범위하

이렇게

이 강의

Analo

원리는

신호를

굳이 디

중요한

점입니다

주파수를

흔들리는

RF 시스

하지만

받게 됩

미세하게

작동하기

나누어준

무선 혹은 유

변하기 때문

인지 모호하

무엇이 필요

nchronizatio

도)을 맞추어

는 것처럼 고

렇게 주기적

진 회로가 바

결정적인 역

하게 사용되는

광범위하게

는 철저하게

og RF 에서

뭐 그렇다쳐

특정 위상으

지털 용으로

것은, 위상을

다. 원래 개념

를 고정하는

는 것을 잡아

템이라면 당

발진기를 만

니다. 회로적

게 흔들려서

기가 힘듭니다

준 것일 뿐이

유선상으로 신

에, 수신측에

하게 되어 버립

요할까요? 바

on)시켜줄 무

어준다는 것은

정(lock)하는

신호의 위상

바로 PLL 인 것

할을 하는,

는 회로구성법

사용되는 PL

RF 입장에서

서 PLL 이 하

도 우선 PLL

로 강제적으

만 쓰란 법은

을 고정한다는

념적으로 위상

용도로 주로

아주기 위한 목

당연히 주파수

만들거나 다루

적 영향 및 주

다른 주파수

다. 특히 주파

지만) 나누어

신호를 보내면

에서 보기엔

립니다.

바로 클럭의 시

무엇인가가 필

은, 들어오는

는 것입니다.

상을 원하는대

것이죠. 이런

그래서 디지

법입니다.

LL 이 RF 에선

서 바라본 관

하는일

L 이 RF 에서

으로 계속 유지

은 없습니다.

는 개념과 주파

상은 주파수를

사용되게 됩

목적이지요.

수원이 필요할

루어보신 분은

주변 장비의

수로 가는 일이

파수를 잘 게

어 쓰는 현대

면 신호경로

어느 point 를

시작과 끝을

필요합니다. 그

신호가 어떻

대로, 흔들리

거 할라고 만

털 분야는 물

선 어떤 용도

관점에서 이야

서 할 수 있는

지되도록 해

.

파수를 고정

를 적분한 개

됩니다. 주파

할 것이고, VC

은 아시겠지만

영향, 온도와

이 허다합니

게 쪼개서 사이

대의 무선통신

에 따라 신호

를 시작과 끝

정확히 맞추

그리고 이렇

떻게 들어오던

리지 않는 정확

만들어진 놈

물론 아날로

도로 사용되게

야기를 풀어나

는 일이 무엇

주는 PLL 은

한다는 개념

개념입니다. 그

파수원(source

CO 를 통해

만, 출력주파

와 날씨의 영

다. 이렇게

이좋게 (사실

신 시스템에서

호 delay 가 생

끝점으로 0 과

추어주는, 즉

게 한 주기의

던 간에 결국

확한 고정점

입니다. 디지

그 전자회로

게 될까요?

나갈 것입니다

인가, 그것이

, 디지털에

은 거의 같은

그래서 PLL 은

e)로 사용되는

주파수원을

수가 주변상

영향등에 의해

되면 RF 시스

실은 국가에서

서, 주파수안정

생기고 당연

과 1 을 판단

의 시작(0 도

국 특정 위상

으로 잡아주

지털 신호전송

시스템에서

다.

이 중요합니다

적합해보이지

은 의미라는

은 RF 에서

는 주파수가

끌어오게 됩

황에 많은 영

해 출력주파수

스템이 정상

서 다 잘라서

정도는 너무

해야

)과

점에서

주기 위해

송과

졸라

다.

지만

만큼은

됩니다.

영향을

수는

적으로

나도

Page 3: RF 회로개념 잡기

중요한 항목이 됩니다.

이을용이 공을 정확히 센터링 해줘야 안정환이 골을 넣고 팀의 목적인 승리로 이끌 수 있듯이,

각종 mixing 과 증폭과정을 통해 신호를 정확하게 처리하려면 VCO 에서부터 주파수(=축구공?)를

정확하게 쏴주어야만 RF 시스템이 제 목적대로 움직이게 되는 것입니다. 축구에서는 안정환

혼자서 공을 몰고 가서 골을 넣을 수도 있겠지만, RF 시스템에선 mixer 나 amp 혼자 개인기를

발휘하지 못합니다.

위상을 고정하는 방법을 그대로 응용하여 주파수가 흔들리는 것을 잡아주는게 PLL 의 주목적이긴

하지만, RF 에서는 주파수 튜닝의 역할도 함께 하고 있습니다. PLL 을 조절하여 디지털 클럭을

임의의 위상에 맞출 수 있듯이, Analog RF 신호 역시 PLL 의 특정 part 를 가변하여 출력

주파수를 원하는 주파수로 가변시킬 수 있습니다.

이러한 가변역할을 겸하게 되는 경우는 Frequency Synthesizer(주파수합성기)라는 용어로 PLL 을

표현하기도 합니다. 간혹 PLL = 주파수합성기 아니냐고 생각할 수도 있는데, 그건 아닙니다.

엄 히 말하면 PLL 은 이러한 주파수 합성기를 구현하는 여러 방법론 중 한가지 적용예입니다.

자, RF 에서 PLL 이 하는 일을 정리하면 아래와 같습니다.

1. 주파수원이 흔들리지 않도록 고정해준다.

예) : 836.5MHz 의 주파수원이 주변환경에 따라 흔들려서 832MHz 나

840.2MHz 처럼 이상한 주파수로 가 버리면 정상적인 RF 신호처리가 될리가

만무하쥐~

2. 주파수원을 정확하게 가변한다.

예) 하나의 시스템에서 836.5MHz 의 주파수원을 1.2MHz 간격으로 다른

주파수로 바꾸고 싶은데.. 837.7 MHz, 838.9 MHz 뭐 이런 식으로 하고 싶을

때...

뭐든지 간에, " 무엇에 쓰는 물건인고? " 를 알면 반은 해결됩니다. 그렇다면 어떤 원리로 PLL 은

이렇게 주파수 고정과 가변을 할 수 있는 것인지 이제부터 풀어보겠습니다.

Page 4: RF 회로개념 잡기

주파수

주파수를

VCO 에서

같이 삑

아이디어

주파수를

생각해봐

위의 그

바뀝니다

가정해보

더욱 쉬

800MHz

갑자기

이런 일

출력으로

0.1V 올

입력하게

상황에서

나오게

수가 흔들리

를 고정해야

서 800MHz

사리난 주파

어로 접근해야

를 제자리로

봐야 합니다.

림에서 처럼

다. 만약 여기

보지요.

운 이해를 돕

z 의 주파수출

주변온도가

이 발생하는

로 바꾸려면

릴 때마다 출

게 되면 주파

서는 1.9V 를

하는 것입니

리니 내 마

할 필요가 있

를 내보내기

파수가 나올 수

야 할지 순서

돌려놓자 입

, VCO 의 전

기서 2V 가 들

돕기 위해 가

출력을 얻고

크게 변해서

경우가 많습

어떻게 하면

출력주파수가

파수도 10MHz

입력하여, 1

다.

음도 흔들

있다는 것은,

를 원했는데

수 있다는 것

대로 정리해

니다. 이것을

전압조절단자에

들어가면 800

가상의 표로 만

입력전압

1.9V

2V

2.1V

2.2V

싶어서 2V 를

2V 를 넣는

습니다. 커허

면 될까요? 너

가 10MHz 씩

z 내려서 나

10MHz 높게

리네

, 주파수가 흔

데, 상태가 조

것이 문제입니

해보도록 하겠

을 생각하기

에 어떤 전압

0MHz 가 나오

만들어 보았

를 집어 넣었

는데도 810M

곤란하죠..

너무 쉬운가요

올라가 버리

오게 될 것입

출력되어 버

흔들린다는

조금만 안좋아

니다. 그렇다

겠습니다. 우

전에 가볍게

압이 들어가느

오고, 2.1V 가

습니다.

출력주파수

790 MHz

800 MHz

810 MHz

820 MHz

었습니다. 그래

Hz 가 나와

자, 그렇다

요?

리니까, 아예

입니다. 즉 이

버리는 것을

얘기입니다.

아도 801MHz

면, 이것을 해

리의 주요 목

VCO 의 단

느냐에 따라

가 나오면 81

래서 한동안

버렸습니다.

면 이 출력을

입력전압을

이렇게 온도가

보상해버려서

다시 말해서

z 나 799MHz

해결하기 위

목적은 삑사리

단순한 동작원

출력 주파수

0MHz 가 나

잘 쓰고 있

VCO 자체

을 다시 800

을 0.1V 낮추어

가 변해 버린

서 800MHz

z 와

해 어떤

리난

원리를

수가

나온다고

있는데..

특성상

MHz

Page 5: RF 회로개념 잡기

즉, 입력

원하는

매우 단

않습니다

나오게

결국 PL

계속 찾

주파수

초보자시

그것은

발상을

VCO 출

생각해보

PLL 을

우선, 우

력전압에 따라

출력주파수가

순한 현상처

다. 중요한 점

만들 수 있다

LL 이 하는 일

아서 맞춰줍

수를 잡아라

시절에 보면

이미 복잡하

바꿔서 거꾸

력주파수를

보자는 것입니

이해하기가

우리의 애물단

라 출력주파수

가 나오도록

럼 정량화해

점은 이렇게

다는 것, 그것

일은 X 나게

니다. 참 수

라 - 발상의

PLL 이 괜시

하게 만들어져

로 들여다 보

잡기 위해서

니다. 위에서

한결 쉬워집

단지 주파수원

수가 일정치

억지로 전압

해서 표현되었

입력전압을

것이 PLL 이라

뺑뺑이를 돌

고가 많은 놈

의 전환

리 복잡하고

있는 PLL 을

보도록 하지요

어떤 방법을

내려다보는

니다. 일단

원인 VCO 그

않게 되어버

압을 가변해

었지만, 실제는

절묘하게 계

라는 구조를

돌면서 원하는

놈입니다. ㅋ

고 정교해서

을 들여다봤

요. PLL 이 뭐

을 고안해낼

는게 아니라,

보시져.

그림을 다시

버리는 주파수

버리면 됩니

는 그렇게 정

계속 조절하면

사용할 수

는 출력주파수

ㅋ..

어려워 보이

기 때문에 어

뭐 어떻게 생

수 있을까 를

밑에서부터

한번 슬쩍 보

수흔들림 문제

다. 위의 예

정확하게 딱딱

면 언제나 원

있게 되는 원

수가 나오는

는데, 왜일까

어려워 보이는

생겨 먹은 놈이

를 역으로 차

하나하나 구

보구서..

제를 해결하려

는 이해를 돕

딱 떨어지지

하는 주파수

원초적 원리입

전압값을 억

까요?

는 것입니다.

이건 간에, 흔

차근차근

구성해나가다

려면,

돕기위해

수출력이

입니다.

지로

.

흔들리는

보면

Page 6: RF 회로개념 잡기

일단 삑

알아낼

필요할

자, 그럼

어떻게

수 있습

여하튼

막상 정

찬찬히

있는지

말하는

사리가 났다

수밖에 없습

것입니다.

럼 이제 입력

활용할 수 있

니다.

결과를 따왔

답과 비교해

생각해보면

없는지 알아

것이기 때문

다는 것을 알려

니다. 그러려

쪽에서 출력

있을까요? 여

왔으면 그게 맞

서 출력이 원

어떤 고정된

아낼 수 있음을

에 아래와 같

려면, 현재 얼

려면 출력의

이 얼마의 주

여기서 뭔가 비

맞는지 틀린지

원하는 값인지

된 기준값과 현

을 알 수 있습

같은 비교구조

얼마의 주파수

결과를 입력

주파수가 나오

비교기능을

지는 정답과

지는 알아야

현재의 출력

습니다. 여기

조를 생각할

수가 나오고

력에서 참조하

오고 있는지

해야 하는 회

비교해서 채

겠는데.. 그렇

값을 비교해

기서 정답이란

수 있게 됩

있는지 출력

하는, feedbac

알았습니다

회로가 필요함

채점해봐야겠

렇다면 정답은

서, 출력값에

란, 원래 나와

니다.

력결과를 보고

ck(궤환) loo

. 그렇다면

함을 직감적으

겠죠.

은 무엇일까

에 뭔가 문제

와야 할 주파

op 가

이걸

으로 알

요?

제가

수값을

Page 7: RF 회로개념 잡기

보통 Ph

얼마나

주파수만

변한다면

위의 P/

입력신호

차이에

이용하면

계산되게

나중에

하지만 V

펄스출력

일정하고

것은, 그

개념적으

나타날

hase Detecto

주파수/위상

만 들어오고

면(결국 위상

D 출력펄스가

호 위상 차이

따라 펄스의

면 원래 나와

게 됩니다. 현

밝힐 것입니

VCO 의 Con

력과 VCO 전

고, 펄스폭이

그 차이에 의

으로 생각하면

것이란 것을

or (P/D)라 불

차가 있는지

있다면 P/D

이 변하는 것

가 나오는 과

에 의존한 펄

폭이 달라지

와야 할 신호파

현재 모양은

다. 어쨋거

ntrol voltage

전압입력은 1:

나 부호에 의

한 펄스폭과

면 펄스의 폭

알 수 있습

불리우는 이

를 알아내는

는 별로 할

것), P/D 는 그

과정그림을 찬

펄스가 출력되

지고, 어긋나

파형과 현재

아날로그 RF

나 두 신호간

e 입력은 특정

:1 로 매치시

의해 어떤 의

부호를 어떤

폭만큼 적분하

습니다.

비교기는, 두

는 놈입니다.

일이 없겠죠

그 차이에 해

찬찬히 잘 들

되게 됩니다

나는 순서에 따

출력되고 있

F 파형이 아닌

간의 차이가

정 레벨의 전

킬 수가 없습

미를 전달하

떤 특정한 전

하면 주파수차

두 개의 주파

두 개의 주파

죠. 하지만 어

해당하는 특정

들여다보시기

. 펄스의 크

따라 부호가

있는 신호파형

닌 디지털 펄

P/D 를 통해

전압값을 받게

습니다. 보시

하고 있기 때

전압레벨로 변

차이만큼의 양

파수신호 입력

파수 입력신

어느 한쪽 신

정한 클럭을

바랍니다. P

기는 일정하

바뀌게 됩니

형의 차이가

펄스처럼 묘사

해 계량화된다

게 되어 있기

다시피 P/D

문입니다. 우

변환하는 것입

양이 비례적으

력을 받아서

호가 완전히

호가 주파수

생성해냅니다

P/D 의 출력은

지만, 두 신

니다. 이 원리

정량적으로

사했는데, 이

다는게 중요합

때문에 P/D

D 펄스출력은

우리에게 필요

입니다. 일단

으로 전압값

두 개가

동일한

수가

다.

은 두

호의

리를 잘

유는

합니다.

D

은 전압은

요한

변화로

Page 8: RF 회로개념 잡기

이 중간

조절단자

개념적으

① 출력

② P/D 에

③ 두 주

④ 그 값

예를 들

안나오거

조절단자

펄스/전압

문제는

나와야

그렇다면

810MHz

사례에

입력되어

위의 경

1.9V 가

생략하지

해당하는

그것으로

핵심입니

머리만

만들려면

변환 회로가

자 입력을 제

으로 주파수

주파수 결과

에서 원래 나

주파수의 차이

값을 적절한

어 출력주파

거나 아니면

자에 2V 를 입

압변환기가

주파수가 틀

되는 상황인

면 P/D 에서는

z 의 차이인

나와있듯이,

어야 원래 원

우 P/D 출력

출력되도록

지만, 어쨌거

는 펄스값을

로서 VCO 의

니다!

잘~ 짜서 구

면 실제 사용

가 있음으로써

어할 수 있는

흔들림을 보

과를 feedbac

나와야 할 주

이에 해당하는

전압값으로

파수가 원하는

정해진 기본

입력해야 800

2V 출력을 내

리게 나왔을

데, 2V 를 넣

는 원래 나와

10MHz 에

이렇게 삑사

하던 800MH

력에서 10MH

회로적으로

나 원하던 주

적당히 조절

출력 주파수

구현하면 저런

하는 VCO 의

써, 두 주파수

는 아날로그

보정할 수 있는

k 받아서

파수 값과 비

는 펄스를 생

변환하여 VC

는 값 800MH

본 펄스만 나오

0MHz 가 나오

내도록 회로

을 때가 문제이

넣었는데도 그

와야할 기준주

해당하는 어

사리 난 경우

Hz 가 나오게

Hz 의 차이에

구현할 수

주파수와 출력

하여 보정가

수를 억지로 원

런 방식으로

의 전압-출력

수차이에 해당

전압값으로

는 회로가 만

비교해서

생성해내고

CO 의 Cont

Hz 가 나오고

오게 될 것입

오게 된다면

적으로 구현

이죠. 저~~

그만 VCO 가

주파수 800M

떤 정해진 폭

우는 VCO 입

게 됩니다. (1

의한 펄스가

있습니다. 자

력 주파수와의

능한 전압출

원하는 값으로

자동 주파수

력 주파수 특

당하는 P/D

변환되게 됩

만들어집니다

rol voltage

있다면, P/D

입니다. 만약

, 출력주파수

하면 됩니다

위의 사례처

열받아서 8

Hz 와, 출력

폭의 펄스가

력에 2V 가

0MHz 씩 전

가 변환기에

자세한 회로도

의 차이가 발

력(=VCO 조절

로 돌려놓을

수 보정이 가능

성관계를 잘

출력펄스 신

됩니다. 자, 이

.

입력에 넣음

D 에서는 아무

원래 기본상

수가 정상일

다.

처럼 2V 를 입

10MHz 가 나

에서 feedba

출력될 것입

아니라 1.9V

체적으로

들어온다면,

도를 그리기엔

생해 버리면

절입력)으로

수 있다는 점

능합니다. 물

파악하고,

신호가 VCO

이것으로서

무 펄스가

상태에서 VC

때는

입력해서 800

나왔다고 치지

ack 되어 검출

입니다. 저 위

V 가 강제로

린 경우이므

, 변환기에서

엔 복잡하니

, 그 차이에

변환할 수 있

점, 이것이

물론 잘 동작

펄스를 전압

O

0MHz 가

지요.

출된

위의

므로)

있고,

하게

압으로

Page 9: RF 회로개념 잡기

변환하는

회로구조

이것으로

시작입니

하지만

강화하기

기준주

위의 구

바로 기

써야 하

그렇게

뭐하러

있는데..

하면 되

기준주파

기준주파

우하하..

는 회로를 잘

조라는 점만

로서 주파수

니다.

위 기본개념

기 위해 필요

주파수 (Re

조는 대충 원

준 주파수입

며, 흔들림

잘 안정된 기

저런 노가다

. 그 기준주파

지 않느냐고

파수원에 PLL

파수의 PLL 의

. 그냥 우스개

잘 조정해야 합

대략 이해하

고정이 완전

만 잘 이해하

한 추가개념

eference F

원리적으로 동

니다. 위의

없이 고정되

기준주파수가

다를 한단 말입

파수원도 불안

말하는 사람

L 구조를 도입

의 기준주파수

개로 그려봤습

합니다. 잘만

하실 수 있으면

전하게 이루어

하시면 나머지

들을 순서대

Frequency)

동작이 잘 될

논리에 의하

어 있어야 합

가 있었다면 그

입니까?? 그

안정하다면,

람이 있을지도

입하고, 그 P

수에도 PLL

습니다. 이렇

만 만들면 주파

면 됩니다.

어지느냐?? 면

지는 술술 이

대로 하나하나

)

될 것 같은데

하면, 기준 주

합니다. 어라

그냥 그걸 그

런게 안정된

그놈도 안정

도 모르지요

PLL 의 기준주

구조를 적용

렇게 만들면

파수 안정화

면 물론 그렇

이해될 것입니

나 짚어보도록

, 한가지 아

주파수 역시 출

라? 뭔가 이상

그대로 시스템

주파수원이

정화시키면 되

!

주파수에도 P

용하고.. 무한

바루 사표써

용으로 충분

지는 않습니

니다. 이제 이

록 하겠습니다

주 중요한 맹

출력 주파수와

상하지 않습니

템에 어 버

없으니까 이

되지 않을까요

PLL 을 만들고

루프? @.@

야 합니다. (

히 이용 가능

니다. 이제

이러한 기본구

다.

맹점이 있습니

와 같은 주파

니까?

버리면 되겠죠

이런 짓을 하

요? 결국 이

고, 또 그 P

( -_-;)

능한

구조를

니다.

파수를

죠.

하고

렇게

LL 의

Page 10: RF 회로개념 잡기

그렇다면

왜 우리

왜 고정

이 질문

왜 주파

때문입니

저주파에

주파수를

만들어내

이런걸

것이지요

하지만

때문에,

P/D 입장

주파수에

정확하게

비율로

바로 그

기준주파

기준주파

도입하게

이것이

없고, 특

풀어서

면 이 문제를

는 주파수가

되고 안정된

에 대한 해답

수가 고정이

니다.

에서는 크리스

를 내보내주게

내지 못한다는

들먹여가며

요.

이렇게 능동

이렇게 어떻

장에서는 두

에서 비교할

게 일정비율의

낮은 주파수

겁니다! 분주

파수를 쓸 필

파수원을 사용

게 됩니다.

바로 진정한

특정 비율로

예를 들어보

어떻게 해결

가 흔들린다고

주파수원이

답 자체에 해

안된다고 고

스탈과 같은

게 됩니다. 하

는데 문제가

수백 MHz 에

소자에 의존

떻게든 주파수

주파수의 차

필요가 없습

의 주파수로

를 기준주파

주기 회로를

요가 없게 되

용할 수 있게

한 PLL 의 기본

주파수를 낮

도록 하겠습

결할 수 있을

고 고민하고 있

없다고 고민

해결법이 들어

고민하느냐에

대단히 우수

하지만 이러한

있습니다. 그

에서 수십 GH

존하는 발진기

수를 안정적으

차이만 비교하

니다. 그런데

낮추어서 공

파수로하여 비

이용하여 정

되며, 그때는

게 됩니다. 우

본구조입니다

추어서 비교

습니다. 원하는

을까요. 원점으

있을까요?

민하고 있을

어있습니다.

에 대한 답은

수한 진동자가

한 크리스탈

그래서 능동소

Hz 까지의 RF

기는 미세한

으로 고정하려

하는게 목적입

데, 출력결과를

공급할 수만

비교할 수 있

정확하게 특정

는 크리스탈류

우리는 여기서

다. 실제로 출

교하게 됩니다

는 출력주파

으로 돌아가

까요?

.. 우리가 고

가 있어서, 어

구조로는 그

소자와 feed

F 에서 사용하

영향에도 출

려고 골머리

입니다. 그리

를 살짝 따온

있다면? P/D

을 것입니다

정 배율만큼

류와 같이 아

서 PLL 의 핵심

출력주파수 그

다. 위의 기본

파수는 800M

서 다시 생각

고주파 RF 를

어떤 상황에서

그다지 높은

back, negat

하는 Oscillat

력 주파수 변

를 싸매고 있

고, 굳이 힘

온 feedback

D 에서도 원래

.

주파수를 낮

주 정교하게

심 point 중의

그대로 비교를

본 그림을 좀

Hz 이고, 1/1

각해봅시다.

다루고 있기

서도 정확한

주파수까지

tive resistan

tor 를 만들어

변화가 발생하

있는 것입니다

들게 높은

신호의 주파

래 주파수보다

추면 굳이 높

안정된

의 하나인 di

를 하는 경우

더 이해하기

100 분주기를

ce 뭐

어내는

하기

다.

파수를

다 같은

높은

ivider 를

우는

기 쉽게

Page 11: RF 회로개념 잡기

이용한다

출력에서

신호가

해당주파

이런 기

Compen

않으면서

TCXO 를

수십 MH

두가지만

A. 주파수

말그대로

유사한

역할을

기능을

즉 원리

쉽게 설

것이지요

counting

다고 가정한

서 800MHz 의

입력될 것입

파수의 안정도

준주파수(ref

nsated X-ta

서도 원하는

를 그대로 80

Hz 까지가 한

만 잘 짚어보

수를 낮춘다는

로 주파수를

역할을 말합

하게 되지요

하게 됩니다

적으로 한 주

명하면 두 개

요. 이러한 fl

g 하는 것처

예입니다.

의 출력신호가

니다. 그러므

도 높은 수정

ference freq

al Oscillator

출력 주파수

00MHz 대역에

한계입니다. 결

고 넘어가면

는 의미? = c

정확한 비율

합니다. 디지털

. 이것은 입

다.

주기의 신호가

개의 신호를

ip/flop 을 연

럼 됩니다.

가 정확히 나

므로 정확하게

정발진기를 이

quency)로 주

: 온도보상수

수를 매우 안정

에서 쓸 수 있

결국 그래서

면 분주기(div

counter

율로 나눈다는

털 논리동작의

출력 신호입

가 들어오면

세서 하나의

연속적으로 연

나올 때, 1/10

게 8MHz 의

이용하면 됩니

주로 애용되는

수정발진기)입

정적으로 유

있다면 좋겠

생긴게 PLL

vider)부분이

는 의미입니다

의 기본 단위

장에서는 입

반 주기의

의 단위 신호

연결하면 일종

00 분주기를

기준주파수와

니다.

는 것이 바로

입니다. 외부

지할 수 있는

지만, 애석하

L 이라고 볼

더 명확히

다만, 엄 히

위인 flip/flop

입력주파수를

신호를 출력

를 내보내는

종의 counte

이용한다면

와 비교를 하

로 TCXO (Tem

온도에 영향

는 고품질의

하게도 이런

수도 있는

이해갈 것입

말해서 디지

은, 1 과 0 의

반으로 나누

하는 식의 동

식의 binar

r 처럼 그 갯

, P/D 에는 8

하면 되며, 이

mperature

향을 거의 받

발진기입니다

고안정 발진

것이지요. 여

니다.

지털의 카운터

의 신호를 판

누어주는 듯한

동작을 하게

ry counter 처

갯수만큼

8MHz 의

이때

받지

다. 이런

기는

여기서

터와

판별하는

됩니다.

처럼 되는

Page 12: RF 회로개념 잡기

자세히

counting

있다는

생성해냅

무관하게

중요합니

그러나

B. 주파수

언뜻 생

주파수정

단위로

때문에

하지만

무척 어

틀어진다

오차라는

보다 중

해결 가

분주되는

비율로

표현하려면

g 구조를 통

점을 잘 기억

냅니다. 물론

게 그냥 그 신

니다. 한마디

정확히 계산

수를 낮추면

각하면, 주파

정 도가 떨어

정교하게 조

분해능(결국

중요한건, 어

렵다는 점입

다는 것은,

는 것이지요.

요한 점은,

능하도록 분

는데, 이것을

만들 수 있습

불필요하게

통해 주파수를

억하면 됩니다

원하는 비율

신호자체의 주

로 divider(분

산해주는 digit

분해능(reso

파수를 낮추면

어져 보인다는

절될 것같지

정 도를 말

어차피 우리는

니다. 예를

1/12500 정도

실제로는 div

주할 수 있다

잘 이용하여

습니다. (이 부

복잡한 것들

를 특정 비율로

다. 자세히 보

율로 낮춰진

주파수를 센,

분주기) 부분

tal counter

olution)이 떨

면 resolution

는 것인데, 실

만, 예를 들

말하죠)가 떨

는 수 Hz 단위

들어 대역폭

도 오차가 있

vider 부분이

다는 점입니다

여 실제로 원

부분은 맨 아

들이 많이 나

로 정확히 나

보면, 이러한

주파수의 신

,(즉 count 한

은 주파수를

입니다.

떨어지지 않나

n, 즉 분해능

실제로도 그렇

들어 이걸 1/1

어지는건 막

위로 정교하게

폭이 1.25MHz

있다는 것인데

이 이런 정 도

다. 실제로 분

원하는 주파수

아래에 소개된

오므로, 이곳

나눈 듯한 시

한 카운터 출력

신호지만, 신호

한) 어떤 디지

를 나눈다기 보

나?

능이 떨어지는

렇습니다. 만

100 으로 나누

막을 수가 없습

게 주파수 세

z 인 신호의

데 이정도는

도가 떨어질

분주기 부분

수를 가장 정확

된 자료들을

곳에선 간단하

간축 파형을

력은 디지털에

호에 변조되어

지털 클럭 신

보다는 주파수

는 것처럼 보

만약 분주하기

누면 100Hz

습니다.

세팅을 하지도

중심주파수가

충분히 감안

것 처럼 보

은 복잡한 비

확하게 만들

공부해보시면

하게 위처럼

을 만들어낼

에 가까운 클

어 실린 정보

신호라는 점이

수를 듬성듬

입니다. 즉

기 전이라면

단위로 조절

도 않고, 하기

가 100Hz 정

안할 수 있는

보이는 문제까

비율로 다중

어줄 수 있는

면 이해하실

어떤

클럭을

보와는

성,

1Hz

절되기

기도

정도

까지도

Page 13: RF 회로개념 잡기

있습니다

어쨋거나

됩니다.

이렇게

분주하여

비교되고

바로 이

잡으려고

Phase L

대부분의

초심자들

역으로

대답하세

펄스

주파수

구성의

전압으로

생각해보

재탕합니

다)

나 주파수를

만들어놓으니

여 작아진 주

고 변화된 DC

것이 PLL 이

고 별짓 다하

Locked Loop

의 책이나 교

들이 이해하기

접근해보면

세여- ^^;

스-전압변환

나누기 문제

중요 point 인

로 변환한다고

보도록 하지요

니다~

나누더라도

니 이제 정말

파수에도 흔

C 출력을 통해

라 불리우는

하다가 이렇게

p 라고 부르게

재에서는 PL

기가 그리 쉽

PLL 도 그렇

환 : Charg

는 위의 내용

인 펄스-전압

고 했는데.. 좀

요. 위의 그림

정 도에는

말 제대로 동작

흔들리는 값이

해 VCO 의 출

는 구조입니다

게 해보니 잘되

게 된 것입니

LL 을 너무 위

지만은 않습

렇게 어렵기만

e pump &

용으로 대략

압 변환부를

좀 막연하죠

림과 비슷하지

크게 영향을

작할 수 있을

이 반영되어

출력 주파수

다. 누가 PLL

되더라.. 라는

니다.

위에서부터

습니다. 일부러

만 한 것은 아

& Loop filte

이해가 가셨

들여다보도록

? 우선 왜 펄

지만 기초를

을 주지 않을

을 것 같습니

다른 주파수

를 제자리로

을 발명했다

는 것을 알아

내려다보는

러 맨 밑에서

아닙니다. 그

er

셨으리라 믿구

록 하겠습니다

펄스-> 전압

좀더 명확하

수 있다는

다. 주파수가

로 분주되고

돌려놓습니

다고 하기 보

아냈고, 이런

경향이 있습

서부터, 원초적

렇죠? 일단

구.. 이제 또하

다. 말로는 그

변환이 필요

하게 짚고 넘

점만 기억하

가 흔들리면,

고, 그것이 P/

니다.

다는.. 주파수

회로구성법

습니다. 그래서

적인 목적에

그렇다고

하나 남은 P

그냥 펄스를

요한지 다시

어가기 위해

하시면

/D 에서

수를

자체를

서부터

PLL

Page 14: RF 회로개념 잡기

여기서

비례하는

실제 펄

그림과

유기적으

Charge

만들어져

차이만큼

기준 전

두가지

내리기

두가지

Loop f

단순하게 생

는 어떤 레벨

스-전압 변환

같이 charge

으로 동작하므

e pump 는

져 있는 전자

큼의 전하량(

압값에서 두

분기동작을

위해 전하를

갈래로 나뉘

ilter 는 기본

생각하면 펄스

의 전압으로

환부는 아래와

e pump 와 lo

므로 아래의

는 P/D 출력의

자회로입니다.

charge)을

신호의 차이

합니다. 전압

빼야하면 오

어 동작하게

본적으로 LP

스의 폭(즉 두

로 변화시킬 수

와 같은 구조

oop filter 라는

상세한 그림

의 펄스신호에

펄스폭에 따

고 당겨주기

이에 따라 전

압을 올리기

오히려 전하를

게 됩니다.

F 형태의 구

두 신호의 주

수 있다는 것

조로 만들어집

는 두 part 로

림과 함께 차

에 따라 특정

따라 출력되는

기(pump) 때

전압을 올리기

위해 전하가

를 당겨내주

구조를 가지며

주파수차이) 만

것을 알 수 있

집니다.

로 표현이 가

근차근 설명

정량의 전하(c

는 전하량이

때문에 charg

기도 하고, 내

가 더 필요하

기 위해, P/D

며, 크게 두가

만큼 적분을

있습니다. 그

가능한데, 이

을 이해하시

charge)를

달라지고, 그

e pump 라

내리기도 해야

면 어내주

D 의 펄스의

가지 목적을

한다면 그에

것을 구현하

두가지는 서

시기 바랍니다

고 당기게

그렇게 두 신

불리웁니다.

야하기 때문에

고, 전압을

부호에 따라

갖고 있습니

하기 위한

서로

다.

신호의

또한

다.

Page 15: RF 회로개념 잡기

우선 병

방출합니

전하를

바뀝니다

전자장이

전압은

공급되는

됩니다.

있습니다

두번째로

값을 내보

문제점이

주파수들

어허 이

즉 DC 근

RF 장이

제외한

P/D 뒤에

입력전단

아래는

구조의 f

렬로 배치된

니다. 위의 c

어내기도

다.

이라면 다 알

전하량을 ca

는 전하량(Q)

즉 Loop filt

다.

로, frequency

보낸다는 점

이 있습니다.

들이 출현할

러면 안되징

근방의 신호

들의 해결법

잡주파수를

에도 필터하나

단에 위치함으

대표적인 2/

filter 이기도

capacitor 에

harge pump

하고 댕겨서

알아야 할 전자

apacitance

)의 변화는 결

ter 는 그 구

y domain 에

에서 Mixer 와

마치 mixer

수 있다는 점

.. 우리가 필

이외의 주파

은 아주 당연

다 걸러 버리

나는 꼭 따라

으로써, 고조

/3 차 Loop f

합니다.

에서는 char

p 의 설명과

뺐어 가기도

자회로 기본공

값으로 나눈

결국 VCO 조

조 자체로 V

서 잘 생각해

와 매우 흡사

처럼 원하지

점입니다.

필요한건 단지

파수신호는 전

연한 것! LPF

리면 되지요.

라다니게 됩니

파(harmonic

ilter 의 회로

ge pump 에

그림에 나와

도 하기 때문

공식 V =

것과 같다는

조절단자부의

VCO 의 조절

해보면 P/D 는

사한데, 이로

지 않는 harm

지 VCO 의 c

전혀 필요가

F(Low Pass

. 원래 Mixe

니다. 그리고

c)와 잡신호들

로도로서, 병렬

서 고 댕겨

와있듯이, P/D

문에 capacit

Q / C , 즉

는 점을 상기

전압(V)을

단자 입력전

는 두 개의 주

인해 한가지

monic 출력성

ontrol voltag

없는 spurio

Filter)를 이용

r 뒷단에 늘

이러한 LPF

들을 걸러내

렬로 capacit

겨오는 전하를

D 출력에 따라

or 에 축적되

즉 capacitor

기해본다면, C

비례적으로

전압을 가변하

주파수 입력의

지 유추할 수

성분을 포함한

ge 로 사용할

ous 들이 됩니

용하여 아주

필터가 따라

F 형태의 Lo

는 역할을 겸

tor 가 위치하

를 축적했다

라 charge p

되는 전하량이

r 의 양단간의

Capacitor 로

바꾸는 역할

하는 역할을

의 차에 해당

수 있는 P/D 의

한 잡질구레한

할 DC 전압뿐

니다. 그렇다

낮은 주파수

라다니듯이,

op filter 가 V

겸하게 됩니다

하는 Low pa

pump 가

할을 하게

하고

당하는

한 출력

뿐입니다.

다면

수를

원래

VCO

다.

ss

Page 16: RF 회로개념 잡기

Loop filt

기준주파

신호를

3 차의 필

Lock tim

나오게

Charge

하기 때

전류이득

펄스에

속도가

많은 전

하지만

하는 요

자, 위에

전압조절

일정량의

잡신호도

유기적으

구현되기

구현하는

이제 마

ter 란 이름은

파수와의 비교

걸러내는 역

필터로 구성되

me (얼마나 빨

됩니다.

pump 는 미

문에 개념적

득을 Icp 라 부

따라 고 댕

빨라지기 때

류를 넣고 뺄

결국 이는 더

소가 됩니다

에 설명한 ch

절 역할을 할

의 전류를

도 걸러내는

으로 동작하는

기도 합니다.

는 경우도 있

지막으로 주

은 Loop 상에

교를 통해 적

할을 하기 때

되는데, 이것

빨리 주파수

세한 펄스폭

으로 전류이

부르는데, PL

댕기는 전류량

문에 PLL 의

뺄 수 있기 때

더욱 많은 전

다.

arge pump

할 수 있는지

고 당겨주며

일거양득의

는 하나의 변

또는 경우에

습니다. 차근

파수를 가변

에 존재하는

절한 VCO

때문에 붙여진

것을 어떻게

가 고정되어

폭만큼을 일정

득을 가진다

LL 의 주요한

량이 크다는

의 lock time

때문에 주파수

전류 소모를 의

와 loop filte

설명되었습니

, Loop filter

역할을 하고

변환부처럼 처

에 따라선 Lo

근차근 이해한

변하는 법에 대

필터라는 의

입력전압을

진 이름입니

잡느냐에 따

안정상태로

정량의 전하(

다고 볼 수 있

한 성능지표 중

의미이며, 결

에 큰 영향을

수를 고정하

의미하기 때

er 의 개념을

니다. charge

r 는 이러한

고 있습니다.

처리되기 때문

oop filter 부만

한다면 결코

대해 개념을

의미로서, loo

결정하는 뺑

다. 이는 위

따라 loop ban

로 가는가) 라

결국 전류를

있습니다. 이

중 하나가 됩

결국 캐패시

을 주게 됩니

는데 드는 시

문에 상황을

통해 P/D 의

e pump 는 말

전하를 축적

charge pum

문에 합쳐서

만 능동소자를

어렵지만은

잡으면 됩니

p 를 통해 출

뺑이 과정속

의 그림에서

ndwidth (통과

라는 주요한 특

말합니다)로

러한 charge

됩니다. Icp 가

터에 전하를

니다. 다시 말

시간이 짧아진

잘 보면서

의 펄스 출력

말 그대로 펄

/방출하면서

mp 와 loop f

active filter

를 써서 acti

않은 펄스-

니다.

출력주파수정

속에서 불필요

처럼 2 차 혹

과대역을 의

특성조절지표

로 변환해주어

e pump 의

가 높다는 얘

축적/방출

말해서 순식간

진다는 말입니

trade-off 해

이 어떻게 V

펄스에 따라

서 전압도 조

filter 는 서로

의 형식처럼

ive filter 로

-전압 변환부

보와

요한

혹은

미함) 와

표가

어야

기는

시키는

간에 더

니다.

해야

VCO 의

절하고

부입니다.

Page 17: RF 회로개념 잡기

주파수

위와 같

이제는

우선 주

말입니다

여러 가

그렇게

여하튼

부릅니다

그런데,

단자가

어쩌죠..

VCO 의

주파수를

자, 두가

첫째, 출

둘째, 결

control

여기서

P/D 를

수 합성(Fre

은 원리로 주

원하는 주파

파수 합성이

다. 여러 가지

지 복잡한 신

부릅니다. 초

여러 주파수

다.

지금 PLL 구

P/D 쪽의 DC

.?

control 단자

를 가변할 수

가지를 생각해

출력 주파수를

결국 현재 PL

DC 값을 바

중요한 것은

살짝 속여서

equency S

주파수를 고정

파수로 출력주

란 말이 좀

지 주파수를

신호합성과정

초보시절 대체

를 골라서 뽑

구조에서는 V

C 출력에 묶

자를 옆에서

있을까요..

해보도록 하지

를 바꾸려면,

LL 구조의 핵

바꾸어서 VCO

, P/D 는 순진

전혀 다른

Synthesizin

정(Lock)하는

주파수를 가변

알딸딸.. 하

만들어낸다는

정을 통해 원하

체 뭘 합성해

뽑아낼 수 있

VCO 의 주파

여있기 때문

다시 조절하

지요.

어떻게든 결

심은, P/D 에

O 의 주파수를

진하게 주어진

주파수를 넣

ng)

는 과정은 대

변하는 문제를

게 들리실 수

는 걸 영어로

하는 주파수

해서 어쩐다는

있는 걸 주파

파수를 가변하

에, 주파수를

하려면 PLL 구

결국 VCO 의

에서 두 입력

를 원래위치라

진 주파수의

넣어줘도 그냥

략 이해하셨

를 논해보도록

수 있는데, 그

로 synthesizi

를 찍어서 만

는건지 말 자

수 합성기(fr

하는 직접적인

를 가변할 방

구조가 깨지게

control 단자

주파수의 차

라 생각되는

차이만 비교

냥 묵묵히 그

으리라 믿습

록 하겠습니다

그냥 주파수를

ng 이란 말을

만들어내는 것

체가 혼동을

requency sy

인 조절단자인

방법이 모호해

게 될텐데..

자 전압을 바꾸

차이를 통해

곳으로 이동

교할 뿐이라는

런가보다.. 하

습니다.

다.

를 바꾼다는

을 씁니다. 실

것이기 때문에

주기도 하는

ynthesizer)라

인 Control V

해졌습니다.

그렇다면 무

꾸어야 합니

억지로 VCO

동시키는 것입

는 것입니다.

하고 그에 해

실제로도

는데,

라고

Voltage

무엇으로

다.

O

입니다.

해당하는

Page 18: RF 회로개념 잡기

DC 값을

것인지

비틀기만

그러고

않습니까

위의 그

Divider

궁금해하

Divider

있습니다

버리게

해당하는

을 control 단

P/D 는 바보

만 하면 출력

보니 저 위의

까????

림은 저 위에

가 잠시 돌출

하세요.

가 1/100 으

다. 이렇게 되

됩니다. 이게

는 펄스들을

자로 보냅니

보같이 잘 모릅

주파수는 다

의 그림에서

에서부터 계속

출행동을 하면

로 나누기를

되니까 Divide

게 P/D 로 들

쏟아내게 됩

다. 그게 원

릅니다. 그렇

다른 주파수에

Divider 가 음

속 재탕삼탕하

면 어떻게 될

를 포기하고 1

er 에서 8.08

어가서 8MH

니다. 결국

래 위치로 보

렇다면, P/D 에

에서 안정된

음흉한 웃음

하던 800MH

될지 궁금하지

1/99 라는 이

8 MHz 라는,

Hz 의 깨끗한

그렇게 되면

보내는 건지

에 들어가는

구조를 가질

을 짓고 있는

Hz 를 출력하

지 않습니까?

이상한 분주비

이전과는 8

한 TCXO 와 비

면 아래처럼..

아니면 엉뚱

입력 주파수

수 있다는

는게 뭔가 수

는 쉬운 예입

궁금하지 않

비로 신호를

80kHz 차이가

비교되면 당근

.

뚱한 곳으로

를 아주 살짝

얘기가 됩니

수상하지

입니다. 여기

않다면 지금부

counting 하

가 나는 신호

근 그 차이에

보내는

다.

부터

하고

호가 나와

Page 19: RF 회로개념 잡기

P/D 에서

전류량을

바뀝니다

오호라

나와 버

내보내지

이 시스

단순하게

절묘한

소위 PL

출력주파

뭔가 fee

뛰어가서

위에서는

짧게 표

뺑뺑이

주파수가

그래프가

서 80kHz 주

을 살짝 바꾸

다. 그렇다면

- 출력에서

리게 되는군

지 않게 되고

템은? 792 M

게 표현했지만

비율변화로

LL IC 라 불리

파수를 바꿀

el 이 오지 않

서 안정화되어

는 단 한 번의

현하기 위한

노가다를 통

가 이리저리

가 꼬리처럼

파수 차이에

어 VCO 의

이 바뀐 주

나온 792 M

요. 그렇다면

, charge pu

MHz 라는 전

만.. 실제로 현

주파수를 바

리우는 놈들을

수 있게 되어

않습니까? div

어 버렸습니다

의 loop 뺑뺑

한 것입니다.

해 최적화되

흔들리다가

따라다니게

의한 펄스들

입력전압이

파수가 divid

MHz 가 divid

면 P/D 에서

mp 의 상태

혀 다른 주파

현대적 이동

바꾸어야 하기

을 통해 S/W

어 있습니다.

vider 의 분주

다. 이것이 진

뺑이로 주파수

공돌이라면

기 마련이지

점차 안정화

되지요.

들이 줄줄 나

바뀌게 됩니

der 로 다시

er 를 거치면

다시 똑같은

를 그상태에

파수에서 안정

통신에서는

기 때문에 다

W 적으로 분주

.

주비를 바꾸니

진정한 Loop

수가 바뀐 것

다 아시겠지

지요. 실제로는

화되는 것입니

나오면 결국

니다. 그러므로

들어간다면.

면서 99 로 나

은 주파수를

서 안정화시

정화되어버립

저 divider 부

단계 다중경

주비를 바꾸면

니까 PLL 은

p 를 통한 loc

처럼 표현되

지만 어디 한

는 수차례 뺑

니다. 그래서

charge pum

로 당근 VCO

..

나뉘면 결국 8

비교하게 되

켜버립니다.

립니다. 여기서

부분이 가장

로로 출력주

면서 최종적으

묘하게도 다

cking 이며, P

었지만, 그건

번에 되는게

뺑뺑이를 돌면

PLL 이 나오

mp 에서 들고

O 의 출력 주

8MHz 의 출

어 별다른 펄

. 그렇게 되면

서는 예니까

복잡합니다

주파수를 분주

으로 나오는

다른 주파수로

PLL 의 위력

건 이해를 돕

있겠습니까

면서 전압값이

오면 아래와

고나오는

주파수가

력이

펄스를

면 결국

다.

주하며,

로 껑충

입니다.

돕기위해

까?

이나

같은

Page 20: RF 회로개념 잡기

얼마나

안정화될

관련되어

이렇게

되었습니

총정리

고주파

하나의

① VCO

입력전압

뒤에서

주변영향

주인공.

② Divid

VCO 의

적절한

있으며,

역할도

교묘하게

③ TCXO

온도변화

오실레이

빨리 주파수

될수록 좋습니

어 Charge pu

함으로써 결

니다.

리 복습

RF 에서 복잡

작은 시스템

(Voltage Co

압에 따라 특

누가 전압을

향에 민감한

er (또는 cou

출력주파수

비율로 나누

이 분주비를

한다. PLL IC

게 틀 수 있게

O (Temperat

화에 대해 흔

이터. 이 변하

가 안정화되

니다. 저 위에

ump 의 Icp

국 주파수 고

잡해 보이는

일 뿐입니다

ontrolled Osc

정한 주파수

어주면 묵

정서불안적

unter)

를 가져와서

어 비교하기

를 복잡하게

C 라 불리우는

게 만든다.

ture Compen

들림없이 굳

하지 않는 주

느냐.. 우리

에도 살짝 설

와 Loop filte

고정과, 주파

회로 중 하나

다. 총정리해서

cillator)

수를 내보내는

묵묵히 해당

성격을 갖고

비교시켜야

좋은 주파수

살짝 비틀어

는 놈의 핵심

nsated X-tal

굳건히 매우매

파수를 기준

는 이걸 loc

설명되어 있듯

er 의 capac

파수 가변의 두

나인 PLL 도

서 각 block

는 PLL 의 최

주파수를

고 있기 때문

야 하는데, 주

수로 만들어

서 PLL 구조

심 부위는 바

l Oscillator)

매우매우 안정

준주파수로 삼

k time 이라

듯이, 이것은

citor 값, 시정

두 마리 토끼

, 그 목적에

별로 복습해

고 핵심멤버

어낸다. 그

에 PLL 같은

주파수가 너무

준다. 디지털

조의 출력주파

로 이놈으로

정적인 주파수

삼아서 출력주

부르는 것이

VCO 의 조절

정수 등과 관련

끼를 다 잡을

맞추어 여러

봅시다.

. 자기는 별

런데 온도나

복잡한 구조

무 높아서 비교

털 카운터같은

파수 가변을

써, S/W 적으

수를 뽑아낼

주파수가 맞는

이고, 당근 빨

절전압 안정화

련되어집니다

수 있게

러 회로로 구

생각이 없고

주변전자파

조를 만들게

교하기 힘드

은 구조로 되

할 수 있게

으로 분주비

수 있는 크리

는지 틀린지

빨리

화와

다.

구성된

고 그냥

파환경 등

만드는

니까

하는

리스탈

Page 21: RF 회로개념 잡기

비교해준

④ P/D (

TCXO 의

해당하는

⑤ Charg

P/D 에서

변환해주

영향을

⑥ Loop

저역통과

걸러내고

역할을

때문에

PLL,

초보시절

지적합니

아니라는

넘은 아

나름대로

복잡하긴

설명하느

훨씬 깊

초심자분

읽어서는

실제로

것들에

바로 걍

준다.

(Phase Dete

의 기준주파수

는 펄스열을

ge Pump (C

서 나온 펄스

주는 과정에서

준다. PLL IC

p Filter (LPF)

과여파기(LPF

고, capacitor

한다. 실제로

많은 엔지니

무섭지 않

절 가장 난해

니다. 하지만

는 것에도 공

닙니다.

로 어떻게든

긴 복잡합니다

느라 일부 누

이있는 학습

분이라면 조금

는 여전히 아

구현되는 PL

대한 자료는

바로 자료실

ector, PFD :

수와 divider

내보낸다.

C/P)

스폭에 비례하

서 전류이득(

C 에 따라서는

F)구조로 구성

r 를 이용하여

로 PLL IC 를

어의 집중적

않다!

해 보이는 R

위의 과정을

감하실 수 있

쉽게 설명하

다. 너무 많은

락된 주변개

이 필요하지

금은 도움이

아리까리할 수

LL 은 이보다

RFDH 자료

실을 링크해둡

Phase Frequ

를 통해 나뉘

하는 전류를 펄

Icp)가 존재

는 Icp 값을

성된 이 필터

여 축적된 전

이용하는 경

인 튜닝대상

RF 관련 회로

을 찬찬히 들

있으리라 생각

하려고 발버둥

은 개념을 넣

개념도 있습니

만, 최소한

되었으리라

수도 있습니다

다 좀더 복잡한

료실에 깔려있

둡니다. ^^

uency Detec

뉘어져 들어온

펄스 부호에

하고, 이 양

조정할 수도

터는 loop 동

하량 변화를

경우 외부에서

상이 된다.

로가 뭐냐고

들여다보신 분

각됩니다. 물

둥쳤지만, 여전

넣으면 혼란만

니다. 실제로

PLL 이 도대

생각됩니다

다. 복습하세여

한 개념(특히

있으니 참고하

ctor)

온 출력주파수

따라 거나

은 lock time

도 있다.

작중에 발생

를 통해 VCO

서 튜닝 가능

물어보면 많

분이라면, 아주

물론, 제대로

전히 PLL 은

만 생길까봐

PLL 을 설계

대체 어떻게 도

. 물론 다른

여~

히 주파수를

하시기 바랍니

수를 비교하

나 댕겨준다.

e 을 비롯한

하는 각종 잡

조절단자의

능한 거의 유일

많은 사람들이

주 어렵기만

만들려고 덤

다른 회로개

최대한 핵심

계해야 하는

도는 건지 감

아무 기초없

나누는 부분

니다. 여러분

여 그 차이에

펄스를 전류

PLL 의 성능

잡스런 주파

전압을 가변

일한 소자들

이 PLL 을

한 회로는

덤비면 쉽기만

개념에 비해

적인 부분만

분이라면 이

감이 안잡히셨

없이 한번만

)이 나오는데

분들의 편의를

류로

능에도 큰

수들을

변하는

이기

만 한

보다는

셨던

데, 그런

를 위해

Page 22: RF 회로개념 잡기

▶ PLL 관련 기초 추천 자료

National Semiconductor application : PLL Performance, Simulation and Design [0.8 Mbyte]

TI application : Fractional/Integer-N PLL Basics [6 Mbyte]

Fujitsu application : Super PLL application note [1.2 Mbyte]

Rich 님의 한글자료 : PLL 신시사이저 기초와 응용 설계 [0.2 Mbyte]

Loop filter 설계 tool : Loop Filter Design v1.0 [0.6 Mbyte]

<< Back

Copyright by RF designhouse. All rights reserved.