158
Anhang
Neue Norm Alte Norm
-U- --D--B-:TI-u =D-:In =D-:fiu =c-:=L}-0 =c-:=EJ-a =1D-
g=a=~* ~=a=~
aEU b R-- a* E=~
Benerinung
Negation, Umkehrung des Signales am Ausgang
Invertierender Treiber
UNO-Verkniipfung -ANO-
NAND
ODER - Verkniipfung OR
NOR
EXOR (Exklusiv- DOER)
0- Kippglied
bistabiles Kippglied mit Grundstellung (hier a*)
A-1
Gegeniiberstellung von neuer und alter Norm
Anhang 159
Neue Norm Alte Norm Benennung
r-- r--0- S -, t--Q -5 t--D. b- 1J - E1( JK-Kippglied c- ~(1-- T- (-- (Master- Slave-Flipflop) d- 1K - Ez( e-R -, r-Q -R r-Q
'--- -
T-€ 4,3,2+ ~?,2- 0"'[ -;:::L
coOs BA- G2 G~[ r-QD
Ff:::::: G3 Zusammenfassendes G4 S :=[ -oQc
Schaltzeichen fur A- 40 +=1 t--QA U~l }nBA
Zdhlerbausteine B- 40 +=1 I--Qs FA~ -.7 FE (- 40 +=1 r-Oc T ;:![ mQA SN 74191 0- 40 +=1 1--00 A~[ NQS
5,3,1 I--FA Us~[ ~ ~B :H~1s GS 1--0
A-~ B-1 6Q (- 4 7 ~
Slrobe-Eo- 0 Multiplexer E1 -1 I-Q SN 74151 Ez- 2 I>-Q E3 - 3 E4 - 4 Es- 5 E6 - 6 E7-7
Tak
lsig
nal
unte
re/o
bl!r
e H
tilft
e B
l!fI!h
lsre
gist
er
ST
15
Bl!f
l!hls
regi
ster
la
dl!n
. ST
16
PC -
Tak
tfrl!i
gabl
! S
T 1
8
PC-W
Ld
ST
20 -
23
n fL...JL-Jl~----:"------....,..----..,----
ALU
S
T 1
rL-J
I_-:
-__
--: _
__
-:--_
_ -:
-_
ALU
ST
2 ~
~'----:'_
ALU
ST
3 r
rL-J
L.J
l n ..
.. _~_
ALU
ST
4 (l
~
1'l-
.JL
Jl'-
:-_
_ --
:-_
AL
U
ST
5 rL
-Il'--_
--::-_
_ ..,.
..._
--_
..._
-
ALU
ST
6 (1
Il..
-...
ILJ
~'-----:_
ALU
ST
7 n
I'1...
.-1l
.-J1
n
n .... _~_
ALU
ST
8 nun'--_~---:----:-------..,...._--_..._--~--
ALU
ST
9 n ..
.. __
__
__
__
__
__
__
__
__
_ ,...
.-__
...,....
-
AKKU
LAD
EN
ST
10
A-2
Z
eitd
iagr
amm
der
Ste
uers
igna
le
.... ~
» :J
-:J
III
:J
CD
10
~
~'tll
I"
" ,~
TRI
1.
83
82
81
80
LOG
IKE
INH
EIT
A-4
F
ron
tpla
tte
des
Alu
-, A
kku-
, S
tatu
s-K
aste
ns
5 ELO El1
3j E
L2
·
EL3
STATUSR~GISTER
TST
(!;
r-------,
\0
TAKT
TA
C
9 ~I _
__
_ -.J
8 LO
GIK
OVE
RFL
OW
FLA
G
EJJ
l E3/
AO
E2
EJA
E
2/A
3 I
MP
E
I/A2
El
A
EO
EO/A
I
~,
» ::J
::J"
II>
::J
(Q
Ol
W
~ ~
en
n :r .. ;:;
"0
0;
::
l c eo .. :l>
,~
:l> '" '" ,7 en or ... c: .. i ::
l ..
1 4~
5~
Jl
6 7
10
81
91
(1)
:~ --+
",t..:.:.
...:.;..
s ,,-
-~'404
Q~ii'-
-w ~ *
':..; 1
1:;
:-;:;-~ -7
,; ~Iil:~
I 4
6· I
=
>--
4B
. r-
: 1----.
: I-
F.
.!!)I
I::r-
20
2Q ~~
S; .1
""'
E,
...... S
:-.-
-r-
. .'
"
'"
1'-
.",
.r-
2.o
,GN
O
'0
.~10
10
In..
1 ,-
-.
r-,-
. "'.
L
-~. L
---
. ~.
IE
N
c, n
7474
S
-.
I . ~ 'r
--
. S
I .
...:t
I -:
j-'!
i=
. 1
-1 ~ I
I I
li.b
~
,-
1.-
-4
=>
--r-
r-r-
r-c,
, Z
::>
----
20
20
,re
i.
I U
-1A
r-1
n--
-1A
1Y
1
--1
0
1Q
r---
--1
0
10
tt=.1
C
1Y
r-o
D,
: C
lrIl
C
lIl
Z:
7406
'-7
' ~
~ l __
J[~ :
:>--
16
_
_ ,(~
r~_
_ ~____ ~
~J
L '=
r::-
r:-
_ ~ u
J '-
--
220n
.01 TA
C
~ GN
O ~
i---
---
_-
--
--
--1
::r
, .-
-l, TS
T for
o
:6
~
r:c;
.-1
6(0
11
r-A
Y
~w ~~I
'0
-V ,,~
32 (~rr=( ,~
~
r-h
D
J ,/
~
4 12
'I
n..
~ I':
:::'..
-n..=
> TV
TS
T 1
f'.
-f'\
or
I A
\
r.-r--i.
(A3
L-h
. U
L
tA3
/...!2
.
12
II I.
1
Trel
b. ~
:::>
--
2 S ~
r---
+-
4748
r II
EA,
7406
/
tJ2
+ I ~h ~ H
GNO
3 ~ ~ C
e3
'---'-
=..-1
1 '-
---
220n
83
++
:J
-:---
r-::
---
[FP\
: r--
-i
A o 1 2
1 j)
r-~
f-bF
Eo :-=
= A
Y
TA
C 1
~ ~
lJh-<
=E,
in..
~
8 11
T ~
r-~ l7
H'1
.....
E2
Trei
b.
~
~
0 lU
r--~ ~~~ L
JZ.-D.~
7406
I
-u
~rc=
...=A
y =
~ ~
CA3
I L
L....-
!L~o 3
:1
'---
IlN
Dt-
r:r;
:-t"
DJ
} ~ in
.. "-
---'
'"
6 ~ ~
-;:::
IEL
r--
HN
t..1
::>
( ~ t---
Trei
b.
I r-
-u ~
!
1 ~
~
..= A
Y
.::
t r-
1 74
06
,0 L.
I ~
-,:-
,-",
~ I
n.
~ '--
---!:::
:--r ~
'---
2{On
1
r-L
.r--
-.V
G
-b'
l./
.. =
III
2
l{) ,,~
cl
...n.
T
re
lb..A
3 I
--:!2
r~
~
~2ro
n 0
III
S +5
V
L--~~
r.:::--~
-:::
:---
I: 3-
->-0
=>
-S
elec
t ~A
lIII
Z
l
11
t-
-4.=
'" Y
.;
L
2::
:>--
-
~I l
1/"
f'\
. hi
:t
:= 7
4157
Y
j t-
' ::
Jr-
In..
O!~
--f'
. ....
. .I
\ :
. ~
"'-2
=>
-E
-A
t---
' JD
_~_u
'Tl'l!
lb.
.~ O~
\-~
, lo
r,
1 A
-6
1
~
-1)
h :
7406
1:
::>
-74
25
GND
-t:=
!:2
L
-..!
:::.
.-'-
---~
: L
----
+ 5
V E
A
'-
---
'---
~ » ::J
;J
I»
::J
IC
Anhang 165
CLl C ..0 CLl C L.. ro N CLl I rn C1l
IJ) -" a c CLl CLl L.. IJ) CL W
eo • e-- '~
eN .M z W I-
e~ <l:
l) 0 • eLO
.<.0 • .,...... j) • eo ... o~
.s:: c • .-- 0ij
'" • N ' Z c • ::l
W C G>
• .M U) 'ti U) G>
W III
• -..:s .. e a::: G> -0
0 G> • .LO <l: ... ... III
• <.0 { Q.
" c e • .,...... u.
-~ 19 «
!I ~ ~ ~
~ ~ ~ ~
~ ~ ~ ~
~ ~ ~ ~s
:~: ~_
hnn~n~nnhn
nnnnnnT
! t
I I
I I
I I
I I
I I
I I
I I k
A7
A6
A5
A4
A3
A2
A1
AO
R/W
D3
02
01
DO
A·5
S
cha
ltpla
n d
er
Be
die
nu
ng
sein
he
it
Cent
ro ~III
I-
L..
..;;
'" :::::! ..:t .... Z
VI
0=0
O:Q o
Y 6
,-,Y.;..
5..L.
-.-;...
L.:..:
:..J.-::
..J..'-
'-'
SN 7
4185
AN
--V
ee
c::
J--V
cc
x 15
]"
100 l
aC l
aB lO
A
• I
I SN
7419
1 J~
~ FE
'IFA"BA"s'~
I l~ 1
~
lPQ
/uD
IIil
letO
QJ
10 IIi
IA
~?u I
1
.-LD
-t
-sr
AD
-.
I~
» ::l
::T
I»
cS
Z
A .
........
......
1 :---
-t D
EC
OD
ER
A-6
F
ron
tpla
tte
des
Ste
uerw
erks
" "
11
17
MIK
RO
PR
OG
RA
MM
SP
EIC
HE
R
P-T
AK
T
201
•
211
•
221
• 1'-1
•
» :l
:T
Ql
:l
<C
CJ)
-..
J
A3
I A2
I
A1
I I>t
J I
I A
w
DE
C
D
~
.....
N 1:
A
0 cr
Cl.
D
III ~
I Va
:.
6k8
..
STA
RT"
Vee
A-6
Sch
altp
lan
des
Steu
erw
erke
s
DM
A-R
eque
st
2
~ co
<::
> .....
N
N
1:
1:
&
0 cr
Cl.
Cl.
I 08
~V"
~
.....
N 1:
0 cr
Cl.
220\
2
0)
OJ » :l
:J
I»
:l
cc
> 1
AR
BE
ITS
SP
EIC
HE
R
-•
ITR
I
3 12
11
10
DA
T A
.J!t.1
3i.;I
. ' .
..
A·7
F
ron
pla
tte
des
Arb
eits
spei
cher
s
o eA
2 A
lI
e eA
Q
}>
:J
;r
Q)
:J
Ie
-"
C) co
~ ~
-=:J
-I~
)[
220\
1 ::
:>--
-Ve
e ::
:>--
[ A7
AO
SV
~ eEl
HH
21M
~~
~7 CE
1 1[I
IID
Ol
011 IIII~
DO 4
01
4 Ve
e Ve
e
V
~ '!"
-~L
~
A-7
S
chal
tpla
n d
es A
rbei
tssp
eich
ers
I~ Lc:
--
c:
L-c
: --c: A7
A6
AS
A4
A3
A2
Al
AO
HID
R/W
R/W
/D
r<= 03
02
01
DO
.....
o l>
::J
:::T
III
::J
CD
AD
R (
BIT
)
o TR
I
DM
A
CO
NTR
OLE
R
A-8
F
ron
tpla
tte
des
DM
A-C
on
tro
lers
HID
~
-~
» ::J ~
Q)
::J
(Q
-..J
~ ::>
-
ill y~w~~~~
2200~C
SN 7
408
QD ~
~ ~
~ SN
74
125
onnt
:J C
t/Ld -=r==+=l=R==--~
.-c:
J--®
~
A7
E~
A4
LcA
3
Le
A2
A1
AO
t----o
'i'
cH
ID
~--------------------------~----------~cH/D
~
SN
7400
~--------------~----------------------~R/W/D
= ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~ 0
3
j 02
003
002
001 0
00
READ
Y RE
Q R
/W/P
TI
P 01
301
201
101
0
A-a
S
chal
tpla
n d
es D
MA
-Co
ntr
ole
rs
01
01
I~ » ::
l :::
T Q
)
::l
to
Adr
essb
us
A7
A6
A5
A,.
R/W
+ S
V
Takt
~~
+
+ 5
V
Cle
ar
III
03
" &J A
usl.
c ~ 0
0 ;
.f II
I Y
>
0 L
Il
+
r--::
;---3
A
usga
bere
g .
Clo
ck
7417
5 0
Q
0 >
r--
vr-
---.
.."
=n
0
l~ IY
Ln
+
A-9
Sch
alt
pla
n d
es I
/O-P
ort
A3
A2
7412
5
7412
5
Ao
Adr
essb
us
r-~--+-~--~-J~~r-t---~CAI
+ 5
V
+5
V
'3 o
+5V~
T
Ein
l.
~ H
>I-
<J-
--I
. C
lock
E
inga
bere
g.
Q
7417
5 o
o
o. VI <
--" .....
.j:>.
» :J ~
II>
~
178
Sachwortverzeichnis
A Ablaufsteuerung 62,63,95,139,140,141 Abtast-Theorem 1 active low Zustand 49 Addition 72, 78, 89, 94, 106 AID-Wandler 125,126,132-140,143,144,
150 Adresse 63, 67 AdreBbus 70,99, 102, 103, 115, 117, 118,
119, 123, 124 AdreBdecoder 102 3-,2-, 1-AdreBmaschine 63-69 AdreBregister 72,96-100 AdreBschalter 105 Akkumulator 64-70, 72, 85, 86, 88, 90, 93,
94,106,107,112,118,119 Arbeitsspeicher 98, 99, 101, 103, 107, 113,
116,119,122,123 Arithmetikeinheit 72, 79, 93 Arithmetisch Logische Einheit, ALU 68-72,
81-99 asynchron 113 asynchrone Voreinstellung 39, 40 asynchron Zahler 34, 35, 37 Assoziativgesetz 16 Ausgabeadresse 66 Ausgabeeinheit 66-70 Ausgabeflag 11 Ausgabepuffer 113, 114 Ausgaberegister 113, 114-120 Ausgabestatusregister 114-120, 144 Aussagenlogik 5
B BCD-Code 3, 4, 51 BCD-Zahler 38, 39 Bedienungseinheit 103, 104 Befehlscode 63,67 Befehlsdecoder 67-70 Befehlsregister 67-70,72,96,99,100 Befehlssatz 93 Befehlszyklus 67, 123 Bezeichnungsaufwand 2 bidirektional 113 Binar codierte Dezimalzahl 3 Binarsystem, -code 3, 127 Bit, binary digit 2 Bit parallel 69
Booische Algebra 4, 5, 14 Booische Funktion 5,6, 8,9,40 Booische Gleichung 9,52, 57 Booischer Verband 4,5 Borgen 75 Bus-Struktur 69 Bus-System 101 Bubble-Speicher 59 Byte 3 Byte seriell 69
C Carry 73 Carry Bit 84, 86, 89, 90, 91 Carry flag 83 Carry look ahead 75 CCD, Charge Coupled Device 59 Chip 1 Ch ip select 101, 102 Clear 22,23 CPU 71 Codierschaltung 51,59 Codierer, Dezimal zu BCD 52,53 Codierer,1 aus 10 53-55 Codierer, 7 Segment 56,57,58 Computer 70, 71 Control Unit 69, 95 Count Enable 41 CSA, Copy Status into Akku 87,89,90-93 Cycle steeling 122, 123
o Data accepted 119, 120 D/A-Wandler 124-142,149,150 Datenbus 70, 92, 98, 102, 103, 115, 118,
123,124 Datenspeicher 92 Decoder 96,99,151 De Morgan, Regel von 6,8,10,14,18 Dezimalanzeige 133, 138 Dezimalzahler 40 D-Flipflop 20,29,30,90 direkter Speicherzugriff 122 Distributivgesetz 5, 10, 11, 16, 74 Division 86 DMA Controler 123, 124 DMA-Transfer 124 Dualcode 126, 127
Sachwortverze i ch n is
Dualsystem 2,3, 51 Dualzahl 4,51 Dualziihler 42 Du rchschn itt 15 Durchschieben 78, 80 dynamischer Takteingang 25, 28, 29, 33
E EA-PROM 60,61 EE-PROM 60,61 E-PROM 60,61 Emitter 48 Empfanger 119 Einerkomplement 76, 80, 92 einflankengesteuert 25,26,29,30 Eingabeadresse 66 Eingabe-Einheit 66-70 Eingabepuffer 113, 114 Eingaberegister 113-120 Eingabestatusflag 114 Eingabestatusregister 114-120,144 Einselement 5 einzustandsgesteuert 19,29,30 Enable 36, 37 EXOR 7,8,14,52,73,74,75,81,82
F Festwertspeicher 59, 95 Flag 83, 85, 89, 90 Flipflop 19, 22, 29, 30, 40, 41,43, 59,62,64,
139,140,151 FL-PROM 60,61
G Gatterlaufzeit 22, 25, 59 Gegentaktendstufe 48 getaktete Flipflops 19, 29, 30
H Halbaddierer 3,51 Handshake 114,119,143,144,147 Hauptflipflop 31 Hauptspeicher 19 Hexadezimalsystem 3, 51 Hexadezimalzahl 4 Hilfsflipflop 31
Interfaceschaltung 113 Inverter 22, 25 I nvertieren 78, 80 110-Port 69,72,101,104,112,115,116,119,
120,122,141,142,143
179
J J, K-Flipflop 26,27,29,30,43,44,118 J, K-MS-Flipflop 29,30,34,36,42,43
K Kommutativgesetz 4,16 Komparator 126, 132-141 komplementar 4 Karnaugh-Diagramm 11, 12, 13, 51, 53-57,
74
L Lade-Eingang 40 Large Scale Integration, LSI Laufzeiteffekt 25 Laufzeitglieder 29 listener 119 Uischen 78,80 Logik Einheit 62-67,81 Logik, positive, negative 49 LSB, Least Significant Bit 86, 127, 129, 141
M Makrobefehl 95, 96 Maskieren 87 Mengenalgebra 5,14,15 Mikrobefehl 95,98 Mikrocomputer 70, 72 Mikroprogramm 96, 98, 99, 107, 112 Mikroprogrammspeicher 96,98,99 Mikroprogrammziihler 97,98,99,107 Mnemonic 92, 96 MSB, Most Significant Bit 77,78.80,81.85,
127,129,141 MS-Flipflop 20,22,23,29,30,89,90, 117,
119 Multiplexer 46,47,49,50,62,65,82,88,90,
92,94,98,102,103,117,118,149 Multiplikation 86,94, 128, 131
N NAND 6,7,8,48,49,52,63,81,82,151 Negation 5,42 negative Zahlen 76, 77 Neutrales Element 5 NOR 6,7 Normalform, konjunktive, disjunktive 8, 9, 10,
74,79,81 Nullelement 5
o ODER, OR 6,7,13,14,42,48,49,50,63,74,
75,81,82 Oktalzahl 4,51
180
Oktalsystem 3, 4, 51 Operand 63,64, 65, 97 Operandenadresse 97 Operations Code 63-67,96,99,107 Open Collector 48,49, 50 Operationsverstarker 131-134 Overflow 78, 84, 85 Overflow Bit 84, 89, 90, 91 Overflow flag 83 Overflow Logik 94
p Parallel 45,47,62 Peripherie 82,101,114,117,118,120,122,
123, 144 PIA 113 PIO 69 Preset 22, 23 Programm 65 Programmeingabe 103,104 Programmcounter, PC 65-72,96,97,98,112 Programmspeicher 65-68 Programmschrittzahler, PC 65-72,96,97,98,
112 Programmzahler, PC 65-72,96, 97, 98, 112 programmierbarer Zahler 39, 123, 124 PROM 60,61 Pseudo-Tetrade 53,56
Q Quantisierungsrauschen 141
R RAM, Random Acces Memory 59,60,61,102 Ready for Data 119, 20 RC-Differenzierglied 25, 29 Rechenwerk 69, 70 Redundanz 4,51,53,57 Referenzspannung 126-131, 141, 142, 150 Register 34,43,44,46,47, 59, 67-72, 99,
123,124 retardierte Ausgange 23, 28 Ripple Carry 75 Ripple Glock 41 ROM, Read Only Memory 46,60,61 R/2R Netzwerk 126-129 RS-Flipflop 17,18,19,29,30,33,59 Ruckkopplung 22, 27 Ruckwiirtsziihler 36,37,38,104
S Sample & Hold 139, 141 Schaltalgebra 8, 14 Schieben, links, rechts 45,47,86,87
Sachwortverzeichnis
Schieberegister 43-47,59 Schreib-Lese-5peicher 59,60,61, 102 Schleife 107, 112, 120 Sedezimalsystem 3 Sender 119 seriell 43, 45, 59, 62 Setzen 78,80 Setzen/Lesen 103,104 Siebensegmentanzeige 56,134 Sign flag 83, 85, 89, 90, 91, 92 simultaner DMA Transfer 122, 124 single step 112, 120 Sinusgenerator 137 Small Scale Integration, SSI Speichermatrix 102 Speicherzustand 19,20,22,31 Stack 68 Sprung 67 Sprungadresse 67,68,98,99 Stackregister 68 Stapel register 68 Stapel speicher 68 Stapel zeiger 68 Status 66, 68, 70, 92, 93 Statusanzeige 83 Statusbit 85, 89, 91, 94, 98 Statusinformation 66 Statusregister 66, 72, 91 Steuerwerk 69, 70, 94, 95, 96 Subtraktion 75, 76, 78, 94, 95, 96 Sukzessive Approximation 138,140 synchron 119 synchrone Voreinstellung 41,42
T Taktgenerator 65-70, 126, 130, 134, 135,
136,140,141,143,151 Taktvorsatz 19,22 Talker 119 Term 9 Termumformungen 8,10,15 Tetrade 53,54 T-Flipflop 26,27,34 Totem pole 48 Transistoren 48, 59, 129 Tri-State 48,49, 92 True-Complement Schaltkreis 79,80,81,92
U Obertrag 73,74, 76, 77, 80 Umlaufspeicher 44 UNO 6,13,42 undefinierte Zustiinde 22 ungetaktete Flipflops 17,29,30 Unterprogramm 68, 98
Sachwortverzeichnis
V Verband, komplementar distributiv 4 verbotener Zustand 17, 19, 20, 26, 27, 28, 31,
32 verdrahtete UNO 49 verdrahtete ODER 49 Vereinigung 15 Verschmelzungsgesetz 5, 16 VLSI, Very Large Scale Integration Volladdierer 73, 75, 79 Volisubtrahierer 76 Vorbereitungseingang 26 Vorwartszahler 36,37,38,104
W Wageverfahren 138, 139 Wahrheitstabelle 5,6,9,10,11,17,18,51 wired AND 49,50 wired OR 49
Z zahler 34,126,130-136 Zahler, asynchron 34,35,37 zahler, BCD 38,39 zahler, Dezimal 40
zahler, Dual 34,42 zahler, programmierbarer 39 zahler, riickwarts 36, 37, 38, 104 Zahler, synchron 36,37 zahler, vorwiirts 36,37,38,104 Zahldarstellung 1 Zahlen, negative 76, 77 Zahlensystem 2, 3 Zahlensystem, BCD 3,4, 51 Zahlensystem, Binar 3 Zahlensystem, Deniir 2 Zahlensystem, Dual 2,3, 51 Zahlensystem, Hexadezimal 3, 51 Zahlensystem, Oktal 3,4, 51 Zahlensystem, romisches 2 Zahlensystem, Sedezimal 3 Zeroflag 83,85,89,90, 91, 92 Zugriffszeit 102 zweiflankengesteuert 28, 29, 30, 33 Zweierkomplement 72, 76, 80, 85, 92 Zweierkomplementarithmetik 106 Zwischenspeicher 19, 31, 133 zweizustandsgesteuert 21, 22, 29, 30 zustandsgesteuert 19, 29, 30 Zykluszeit 113
181
Armin Schone
Digitaltechnik und Mikrorechner
1984. VIII, 165 S. mit 102 Abb. und zahlr. Beisp. 16,2 X 22,9 cm. Br.
Inhalt: Schaltnetze - Schaltwerke - Mikrorechner.
Das Buch behandelt den Entwurf digitaler Systeme. In komprimierter, anwendungsbezogener und wissenschaftlich konsequenter Weise wird dabei auf Schaltnetze, Schaltwerke und Mikrorechner eingegangen. In den Text eingearbeitete Beispiele zeigen dem Leser, welchem Zweck das an der betreffenden Stelle behandelte Entwurfsverfahren dient und wie beim Entwurf eines digitalen Systems im einzelnen vorzugehen ist.
Das Buch ist fur Studenten t..~ ",0 [;t wie fUr Ingenieure in der Praxis und Inform: .iker. f J dient al:; Grundlage, die bisher angewandten Entwurfsven:al1ren hinsichtlich moglicher Verbesserungen zu uberprufen.