arquitetura de computadores - resenha 04

Upload: andrea-fernanda

Post on 07-Apr-2018

216 views

Category:

Documents


0 download

TRANSCRIPT

  • 8/4/2019 Arquitetura de Computadores - Resenha 04

    1/1

    Universidade Federal da Paraba

    Centro de Cincias Exatas e da Natureza

    Departamento de Informtica

    Programa de Ps-Graduao em Informtica - PPGI

    Disciplina: Arquitetura de Computadores

    Professor: Alisson BritoPerodo: 2011.2

    Aluna: Andrea Fernanda

    Resenha 04

    YOUSSIF, Z., SHANBLATT, M. A new technique to exploit Instruction-Level Parallelism for reducing

    microprocessor power consumption. Electro/information Technology, 2006 IEEE International

    Conference on, 2006.1.

    ILP e reduo de consumo de energia pela CPU

    tendncia que os processadores modernos aumentem seu consumo de energia, devido

    principalmente ao alto desempenho requerido. Alto consumo de energia gera mais calor, o que requer

    resfriamento mais eficiente, aumentando tambm o custo dos dispositivos. Os autores resumiram

    tcnicas para reduo de consumo de energia j propostas na literatura e trabalharam para desenvolver

    uma mtrica prpria, a fim de avaliar e reduzir o consumo de energia, chamada LDPR (Longest

    Dependence Path Ratio), para estimar a quantidade de ILP na janela de instruo de processadores de

    alto desempenho com iniciao de instruo fora de ordem. Para um conjunto de instrues, o LDPR

    definido como a razo entre o comprimento do caminho mais longo de dependncia encontrado no

    referido conjunto e o nmero total de instrues.

    O conceito de LDPR foi complementado com um projeto para segmentao de unidades na

    janela de instruo para que segmentos vazios fossem desligados para economizar energia. Uma

    poltica limita o nmero mximo de segmentos utilizveis para um programa durante um ciclo da janela

    baseado no valor de LDPR obtido em relao mdia dos ciclos de janela anteriores. A poltica

    baseada num mapeamento a partir de valores de LDPR para o nmero mximo de segmentos

    permitidos. As simulaes apresentaram resultados de 36% de economia de energia pela janela de

    instruo e 11% para a economia de energia global do processador, com perda de desempenho de 1,9%.

    Todo trabalho que visa o aperfeioamento de sistemas para reduo de consumo de energia em geral bem visto pelo cunho ecolgico que apresenta. De fato, a pesquisa apresentou bons

    resultados. Entretanto, no foi apresentada a reduo obtida do consumo de energia em relao a

    todos os demais dispositivos que compem um computador ou servidor, mas apenas em relao

    prpria CPU, cuja economia total de energia foi de 11% com a tcnica empregada, sem comparar com o

    consumo total de uma mquina completa, para acrescentar mais argumentos para justificar o esforo

    empenhado na pesquisa.

    Os autores, ainda, usaram um modelo desenvolvido por outros autores chamado Wattch 2 para

    estimativa do consumo de energia pela CPU.

    1http://ieeexplore.ieee.org/xpl/freeabs_all.jsp?arnumber=4017678

    2BROOKS, D., TIWARI, V., MARTONOSI, M. Wattch: a framework for architectural low-level power analysis and optimization,

    2000. http://www.eecs.harvard.edu/~dbrooks/isca2000.ps