1.3 la memoria principal ram

4

Upload: irving-cobain

Post on 25-Dec-2015

3 views

Category:

Documents


0 download

DESCRIPTION

lol

TRANSCRIPT

Page 1: 1.3 La Memoria Principal RAM
Page 2: 1.3 La Memoria Principal RAM

1.3 La memoria Principal RAM

Hay dos variedades de RAM, estática y dinámica. Una RAM estática se construye internamente empleando circuitos similares a nuestro flip-flop D básico. Estas memorias tienen la propiedad de que su contenido se conserva en tanto se sigue alimentando el circuito: segundos, minutos, horas y hasta días. Las RAM estáticas son muy rápidas. Un tiempo de acceso típico es de unos cuantos nanosegundos. Por esta razón, las SRAM son populares como memoria cache de nivel 2. Las RAM dinámicas, en cambio no usan flip-flops. En ves de ello, una RAM dinámica es una matriz de celdas cada una de las cuales contiene un transistor y un diminuto condensador. Los condensadores pueden cargarse o descargarse, lo que permite almacenaran ceros y unos. Puesto que la carga eléctrica tiende a fugarse, cada bit de una RAM dinámica debe refrescarse cada pocos milisegundos para evitar que los datos se pierdan. Puesto que el proceso de refresco corre a cargo de la lógica externa, las RAM dinámicas requieren interfaces mas complejas que las estáticas, aunque en muchas aplicaciones esta desventaja se compensa por su mayor capacidad.Puesto que las RAM dinámicas solo necesitan un transistor y un condensador por bit. Las RAM dinámicas tienen una densidad muy alta. Por esta razón, las memorias principales casi siempre se construyen con RAM dinámicas. Sin embargo, esta gran capacidad tiene un precio: las RAM dinámicas son lentas. La combinación de un cache de RAM estática y una memoria principal de RAM dinámica intenta combinar las propiedades ventajosas de cada una. Existen varios tiempos de chips de RAM dinámica. El tipo mas antiguo que continua en uso es la DRAM FPM. Internamiento, la organización es una matriz de bits ; el hardware presenta una dirección de renglón y luego recorre y las direcciones de columna, como describimos con RAS y CAS La DRAM FPM esta siendo reemplazada gradualmente por la DRAM edo. Que permite iniciar una segunda referencia a la memoria antes de que la anterior se haya completado. Este sencillo uso de conductos no hace que una sola referencia a la memoria se mas rápida, pero si mejora el ancho de banda en la memoria, que produce mas palabras por segundo Tanto los chips FPM como los EDO son asincrónicos, lo que significa que las líneas de dirección y de datos n o están controlados por un mismo reloj, En contraste. La SDRAM(DRAM sincrónica) es un hibrido de RAM estática y dinámica y es controlado por un solo reloj sincrónico. La SDRAM se usa a menudo en las caches grandes y podría ser la tecnología preferida para las memorias principales en el futuro.Las RAM no son le único tipo de chips de memoria. En muchas aplicaciones, como juguetes, aparatos domésticos y automóviles, el programa y algunos de los datos deben conservarse en al memoria aun que se interrumpa el suministro de electricidad. Además, una vez instalados, ni el programa ni los datos llegan a modificarse. Estos requisitos han dado pie a la creación de las ROM( memorias solo de lectura) que no pueden modificarse ni borrarse, intencionalmente o por accidente. Los datos de una ROM se insertan durante su fabricación, básicamente exponiendo un material fotosensible a través de una mascara que contiene el patrón de bits deseado. Las ROM son mucho mas económicas que las RAM cuando se producen en grandes cantidades, pues así el costo de elaborar la mascara de diluye. Sin embargo, estas

Page 3: 1.3 La Memoria Principal RAM

memorias inflexibles. Porque no pueden modificarse después de su fabricación, y el tiempo que tarde en surtirse un pedido de ROM puede ser de semanas. A fin de facilitar el desarrollo de productos nuevos vasados en ROM.

135289319-Andrew-S-Tanenbaum-Organizacion-de-Computadoras-Bookos-org.pdfpagia 152,153,154